[PDF] Les registres à décalage COURS 1381 1



Previous PDF Next PDF







Les registres à décalage COURS 1381 1

Les registres à décalage COURS Sect° 1381 Page 3 / 3 3 2 Registre à décalage universel 4 bits Déterminer les connexions nécessaires afin mettre en œuvre une cascade pour un décalage à gauche sur 8



CHAPITRE IV : LES REGISTRES

Figure7 : Registre à décalage avec entrées série et parallèle et sorties série 4 Registre à décalage à droite et à gauche La figure ci-dessous présente un exemple de registre à décalage universel de 4 bits Les diverses possibilités sont sélectionnées par les lignes commande S 0 et S 1 Considérons la



Ètude des registres à décalage Par Jean Marc Masson

Les registres série-parallèle ou série-série permettent de décaler vers la droite des informations en les appliquant une à une sur l'entrée série Cela revient à dire que les données sont disponibles en série, soit sur un seul fil



Registre à décalage à rétroaction linéaire

registre à décalage donné La suite (si+τ)0≤i≤N−1 est aussi obtenue par une relation de récurrence linéaire liée au même registre à décalage (obtenue après un décalage de τ) La relation de récurrence étant linéaire, la suite (si +si+τ)0≤i≤N−1 est encore donnée par le même registre à décalage



Registres à décalage à rétroaction linéaire

Registres à décalage à rétroaction linéaire Épreuve pratique d’algorithmique et de programmation 0 qui servira d’entrée à vos programmes Les



LES REGISTRES - Technologue Pro

Décalage à gauche Décalage à droite 5 REGISTRE MIXTE On peut trouver des registres mixtes, donc on peut écrire en parallèle et lire en série (PISO), ou vice versa (PISO), ou qui offrent les deux possibilités « au choix » 5 1 Registre PISO H 5 1 1 Logigramme en utilisant des bascules D I PISO Clear E 0 E 1 2 n-1 S Q 0 D H 3 Q 1 Q 2



43 Notions de registres

peuvent forcer les sorties des bascules à 0 ou à 1 4 3 2 Registre à décalage – conversion série/parallèle Ce type de registre sert à décaler tous les bits d’un mot de un ou plusieurs crans vers la droite ou vers la gauche



Algèbre de Boole

Les registres à décalage : Le décalage à droite consiste à faire avancer l'information vers la droite: Exemples: 22 décalage à gauche décalage à droite

[PDF] td corrigé registre ? décalage

[PDF] geogebra pdf

[PDF] les registre litteraire pdf

[PDF] la vénus d ille fiche de lecture 4ème

[PDF] index des immeubles consulter

[PDF] circonscription foncière

[PDF] registre foncier ville de québec

[PDF] registre foncier montréal

[PDF] réquisition d'inscription définition

[PDF] registre foncier joliette

[PDF] bureau de la publicité des droits

[PDF] registre foncier saguenay

[PDF] séquenceur cablé et microprogrammé

[PDF] architecture de l'ordinateur cours et exercices pdf

[PDF] unité de commande

Les registres à décalageCOURS

Sect° 1381Page 1 / 3

COURS-SEQ-REGISTRE-A-DECALAGE.I1381.V101.DOC - 26 OCT. 04 - RÉV. 4

1. Présentation

La fonction REGISTRE A DECALAGE est rencontrée principalement dans les applications de: · transmission de données numériques sur de longues distances, · génération de retard sur des signaux logiques ou numériques,

· calcul numérique binaire

2. Fonctionnalités

2.1. Mode d"entrée/ sortie

Tous les registres à décalage dispose au moins de

· une entrée série,

· une sortie série.

Ils peuvent aussi proposer des entrées parallèles et des sorties parallèles. C"est la présence ou non de ces entrées / sorties parallèles qui définit l"appellation du registre à décalage : ou une combinaison de ces différents types, le modèle ne dépendant que des broches qui sont disponibles sur le boîtier circuit intégré.2.2. Mise en cascade de registres à décalage L"association de registres à décalage en cascade est utilisée dans le but de réaliser des décalages sur des mots binaires plus longs. Par exemple, la cascade de 2 registres à décalage 8 bits fournit un registre à décalage

16 bits.

Il suffit alors de connecter la sortie série de l"un des deux registres sur l"entrée série de l"autre.

Entrée série

Sortie série

Entrée parallèle

Sortie série

Entrée série

Sortie parallèle

Entrée parallèle

Sortie parallèle

SRG 8 1D

C1/®

SRG 8 1D C2

C1/®

2D 2D SRG 8 1D

C1/®

SRG 8 1D C2

C1/®

2D 2D RetardSérialisationDésérialisationMultiplication binaire

Les registres à décalageCOURS

Sect° 1381Page 2 / 3

3. Registres à décalage intégrés

Pour chacun des registres à décalage ci-dessous: · décrire le rôle des différentes entrées et sorties d"après la norme de symbolisation logique IEC; · déterminer les niveaux à appliquer sur les entrées de contrôle afin d"utiliser la fonction Décalage; · tracer les chronogrammes correspondants aux différentes sorties.

3.1. Registre à décalage 8 bits entrées

parallèle / sortie série + 3 parallèles 4014
SRG8 39
10 M1

C2 / 1®

1221,2D1,2D

1,2D

VSS: 8VDD: 16

711
6 5 4 13 14 15 1 1Þ 0 0 1 1 0 1

0Description du cycle :

Top 1 :b9-M1 actif, les entrées 1,2D sont activées sur front de b10-C2 Þ les données présentes sur les entrées

7, 6, 5, 4, 13, 14, 15, 1 sont verrouillées dans

les bascules D respectivement q0 à q7. Seules les sorties Q5 à Q7 sont disponibles sur le CI

Þ " chargement parallèle ».

Top 2 :b9-M1 non actif, l"entrées

1,2D est activée

sur front de b10-C2 Þ les données présentes dans q0 à q6 sont décalées dans q1 à q7 (

1®)

Þ la donnée q7 est décalée dans " rien » donc perdue Þ la donnée présente sur l"entrée b11 est verrouillée dans q0 Þ " décalage » des données vers le bas. Tops ...b9-M1 non actif : décalages successifs.

Clk1 2 3 4 5 6 7 8 910 11 12

q0 q1 q2 q3 q4

Q 5 b2

Q 6 b12

Q 7 b3

b3b12b2b11b9b10

Les registres à décalageCOURS

Sect° 1381Page 3 / 3

3.2. Registre à décalage universel 4 bits

Déterminer les connexions nécessaires afin mettre en oeuvre une cascade pour un décalage à gauche sur 8 bits.40194SRG4 131
10 9 11 R 1 0

C4 / 1® / 2¬

12 14 1532
2,4D 3,4D 3,4D 3,4D 3,4D 1,4D 7 65
4

VSS: 8VDD: 16

}3 0M 1 0 0 1 '1" 'L" 40194
SRG4 131
10 9 11 R 1 0

C4 / 1® / 2¬

12 14 1532
2,4D 3,4D 3,4D 3,4D 3,4D 1,4D 7 65
4

VSS: 8VDD: 16

}3 0M 1 0 0 1

Þ'H"

b12Hb12Lb13Hb13L b7Hb9b11 b15b13 b14 b12b15

121110987654321Clk

b12b13b14 q3H q2H q1H q0H q3Lq2Lq1Lq0Lquotesdbs_dbs12.pdfusesText_18