MULTIPLEKSER DAN DEMULTIPLEKSER
MUX memiliki kanal input lebih besar dari 1 (minimal 2 atau kelipatan 2), dan hanya memiliki 1 kanal output Jumlah selektor dilihat dari banyaknya kanal input (n) Diagram multiplekser secara umum ditunjukkan oleh gambar di bawah ini MUX 2 Kanal 1 Bit MUX 2 kanal 1 bit menunjukkan MUX dengan 2 kanal input (A dan B ) dan 1 selektor (S)
8 Multiplexing, Duplexing, dan Multiple-Access
Level Bit rate Jlh kanal Media Voice Channel 64 kbps 1 kanal twisted-pair Multiplex orde 1 2 Mbps 30 kanal t-pair, coax, radio Multiplex orde 2 8 Mbps 120 kanal t-pair, coax, radio Multiplex orde 3 34 Mbps 480 kanal t-pair, coax, radio Multiplex orde 4 140 Mbps 1920 kanal radio, optic Multiplex orde 5 565 Mbps 7680 kanal optic
2-Kanal-Multiplexer, 1 x 4 Solid-State-Relais 48 V AC/DC, 1 A
€Multiplexer ELM2742-0000 ELM2742-0000 2-Kanal-Multiplexer, 1 x 4 Solid-State-Relais 48€V€AC/DC, 1€A, potenzialfreie Schließer Mit der ELM2742 erweitert Beckhoff die Einsatzmöglichkeiten der integrierten Messtechnik der ELM3xxx-Serie, aber auch ganz normaler analoger
Demultiplexer dan Multiplexer Oleh : Khany Nuristian
MULTIPLEXER Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu output Dengan menggunakan selektor, dapat dipilih salah satu inputnya untuk dijadikan output Sehingga dapat dikatakan bahwa multiplexer ini mempunyai n-input, m-selector , dan 1 output Biasanya jumlah inputnya adalah 2m selektornya
Pengertian Multiplexing - Gunadarma
Multiplexer Penskalaran Multiplexer pensaklaran memungkinkan sebuah terminal untuk mengakses lebih dari satu komputer Multiplexer pensaklaran mengirimkan datanya sebagai karakter-karakter yang terpisah dan tidak ada alamat yang ditambahkan, sehingga, biasanya, digunakan kanal pengisyaratan terpisah untuk menganalisasi sambungan
MAKALAH MULTIPLEXER
multiplexer adalah sulitnya meng-upgrade ke komponen yang lebih maju dan mempunyai kecepatan yang lebih tinggi (seperti teknik permodulatan modem yang begitu cepat meningkat) Kelemahannya adalah jika ada channel (terminal) yang tidak menghantar data, frekuensi yang
16-channel analog multiplexer/demultiplexer
Nexperia 74HC4067; 74HCT4067 16-channel analog multiplexer/demultiplexer 6 Pinning information 6 1 Pinning 74HC4067 74HCT4067 Z VCC Y7 Y8 Y6 Y9 Y5 Y10 Y4 Y11 Y3 Y12
BAB III 8800 mAH PERANCANGAN SISTEM - UKSW
multiplexer dengan seri 4051 yaitu analog multiplexer dengan kontrol digital dan memiliki 8 kanal dan 3 kontrol binner Selain itu 4051 memiliki impedansi yang rendah dan tingkat kebocoran kanal yang rendah
[PDF] 4-Le conte
[PDF] 4-Le cout de production
[PDF] 4-Marion montarello [Lecture seule] [Mode de compatibilité]
[PDF] 4-mate¦üriel concurrent Trans mixte et unisexe 2015
[PDF] 4-Mattadori-traducti.. - Sortir Ensemble
[PDF] 4-mesures et chiffres
[PDF] 4-MP-Etat lieux PMBE Cantal
[PDF] 4-pages-unedic ( PDF - 1.8 Mo)
[PDF] 4-Port Fast Ethernet Firewall Router
[PDF] 4-Principales races des bovins
[PDF] 4-PSP 100m Immersion
[PDF] 4-ROGNONS D`AGNEAU au Porto-C. Lebiau - Anciens Et Réunions
[PDF] 4-S00 - domotique et confort-eleve-C
[PDF] 4-SIDE GALLERY Fiche..
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
MULTIPLEKSER DAN DEMULTIPLEKSER
1.Multiplekser
Multiplexer (MUX) atau selector data adalah suatu rangkaian logika yang menerima beberapa input data, dan untuk suatu saat tertentu hanya mengizinkan satu data input masuk ke output, yang diatur oleh input selektor. Oleh karena itu, MUX memiliki fungsi sebagai pengontrol digital. MUX memiliki kanal input lebih besar dari 1 (minimal 2 atau kelipatan 2), dan hanya memiliki 1 kanal output. Jumlah selektor dilihat dari banyaknya kanal input (n). Diagram multiplekser secara umum ditunjukkan oleh gambar di bawah ini.MUX 2 Kanal 1 Bit
MUX 2 kanal 1 bit menunjukkan MUX dengan 2 kanal input (A dan B ) dan 1 selektor (S) dan 1 bit Output Y.Blok Diagram MUX 2 Kanal 1 Bit
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
Tabel Kebenaran
Selektor Output
S Y 0 A 1 BRangkaiannya:
A BY SMUX 4 Kanal 1 Bit
MUX 4 kanal 1 bit menunjukkan MUX dengan 4 kanal input (A, B, C, dan D ) dan 2 selektor (S0 dan S1) dan 1 bit Output Y.Persamaan Output (Y)
S0 dan S1 digunakan untuk memilih (seleksi) input
Output Y
Perhatikan tabel kebenaran berikut:
Selektor Output
S1 S0 Y
0 0 A 0 1 B 1 0 C 1 1 D PeDiktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
0 dan S1 digunakan untuk memilih (seleksi) input (A, B, C, D) yang akan dikeluarkan ke
Perhatikan tabel kebenaran berikut:
Persamaan Output (Y)
Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
yang akan dikeluarkan keDiktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
Penggunaan Multiplekser
Multiplekser dapat digunakan pada :
· Seleksi data
· Data routing (perjalanan data) Multiplekser biasanya menentukan perjalanan data dari satu sumber data diantara
beberapa sumber ke satu tujuan.· Operation sequencing (pengurutan operasi)
· Konversi parallel ke seri
Kebanyakan system digital memproses data biner secara parallel (seluruh bit secara serentak), karena teknik ini lebih cepat. Tetapi apabila data ini harus disalurkan ke tempat-tempat yang relative jauh, susunan parallel ini menjadi tidak efektif, karena memerlukan banyak saluran transmisi.Oleh karena itu, data biner berbentuk parallel sering diubah menjadi bentuk seri sebelum disalurkan ke tujuan yang jauh.· Menghasilkan bentuk gelombang
· Menghasilkan fungsi logika
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
2. DEMULTIPLEKSER
Demultiplekser (De-Mux) atau disebut juga distributor data. De-Mux memiliki satu kanal input yang didistribusikan ke beberapa kanal output. Selektor input menentukan ke output mana input data akan didistribusikan. Jumlah selektor dilihat dari banyaknya kanal output. Diagram umum dari demultiplekser ditunjukkan oleh gambar dibawah iniDemultiplekser
X InputOutput
Selektor
Y0 Y1 Y2 Yn-1DE-MUX 2 Kanal 1 bit
De-Mux jenis ini memiliki satu buah kanal input satu bit dan dua buah kanal output satu bit.Persamaan Output :
DE-MUX 4 Kanal 1 bit
De-Mux ini memiliki 1 kanal input 1 bit
A InputPersamaan Output:
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Selektor Output
S Y0 Y1
0 A 0 1 0 A Mux ini memiliki 1 kanal input 1 bit , 2 kanal selector dan 4 kanal outputDemultiplekserOutput
S0 Y0 Y1 Y2 Y3 S1Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
Rangkaiannya:
S1 dan S0 digunakan untuk memilih Output (Y0,Y1,Y2,Y3) mana yang akan dilewatkan oleh input A.Selektor
S1 0 0 1 1Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
S1 dan S0 digunakan untuk memilih Output (Y0,Y1,Y2,Y3) mana yang akan dilewatkanSelektor Output
S0 Y0 Y1 Y2 Y3
0 A 0 0 0
1 0 A 0 0
0 0 0 A 0
1 0 0 0 A
Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
S1 dan S0 digunakan untuk memilih Output (Y0,Y1,Y2,Y3) mana yang akan dilewatkanDiktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
Contoh Soal
1. Realisasikan persamaan logika dibawah ini dengan: MUX 2 kanal 1 bit dan MUX 4 kanal 1
bit.Tabel kebenaran
A B C Y
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
Jika C sebagai selector maka tabel kebenaran akan menjadi:Selektor Input Output
C A B Y
0 0 0 0 0 1 1 1 0 0 1 1 0 1 0 0 1 0 1 1 1 0 0 1 1 1Realisasi MUX 2 kanal 1 bit :
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser
Irwan Kurniawan, ST
Politeknik Jambi
b.Tabel kebenaran
A B C Y
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
Jika A(S0) dan B(S1) sebagai selector maka tabel kebenaran akan menjadi:Selektor Input Output
A(S0) B(S1) C Y
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
Realisasi :
ݗչ1
ݗչ0
Diktat Elektronika Digital - Multiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan DemultiplekserMultiplekser dan Demultiplekser